-
Greg Blades1Najlepsza obsługa, najlepsza cena. 2Mam nadzieję, że będziemy mogli robić więcej razem w przyszłości. 3Ponieważ wasze usługi są tak dobre, będę szerzył dobre słowo o Xixian Forward wśród Nanchang CJ-6 bractwa. -
Arshad Saleem1Nie skontaktuję się z żadną firmą bezpośrednio, będziesz moim dostawcą w Chinach. 2Jesteście niesamowici, mamy bardzo płynną i udaną współpracę.
Części lotnicze EPM7256EGI192-20 Zasilanie FPGA — wewnętrzne 4,5 V ~ 5,5 V
Skontaktuj się ze mną o darmowe próbki i kupony.
WhatsApp:0086 18588475571
WeChat: 0086 18588475571
Skype: sales10@aixton.com
Jeśli masz jakiekolwiek obawy, oferujemy 24-godzinną pomoc online.
x| Prod | Intel | Seria | MAX® 7000 |
|---|---|---|---|
| Pakiet | Taca | Zasilanie napięciem — wewnętrzne | 4,5 V ~ 5,5 V |
| Liczba makrokomórek | 256 | Liczba bramek | 5000 |
| temperatura robocza | -40°C ~ 85°C(TA) | Typ mocowania | Montaż powierzchniowy |
| Podkreślić | FPGA Wyposażenie w napięcie Części lotnicze,Wewnętrzne części lotnicze o napięciu 4 |
||
Części lotnicze EPM7256EGI192-20 Zasilanie FPGA — wewnętrzne 4,5 V ~ 5,5 V
Opisy części lotniczych:
Rodzina MAX 7000 wysokowydajnych układów PLD o dużej gęstości jest oparta na architekturze MAX drugiej generacji firmy Altera.Rodzina MAX 7000, wykonana z wykorzystaniem zaawansowanej technologii CMOS, oparta na pamięci EEPROM, zapewnia od 600 do 5000 użytecznych bramek, ISP, opóźnienia pin-to-pin nawet do 5 ns i prędkości licznika do 175,4 MHz.Urządzenia MAX 7000S w klasach prędkości -5, -6, -7 i -10 oraz urządzenia MAX 7000 i MAX 7000E w klasach prędkości -5, -6, -7, -10P i -12P są zgodne ze standardami PCI Specyfikacja magistrali lokalnej PCI Special Interest Group (PCI SIG), wersja 2.2.Zobacz tabelę 3, aby zobaczyć dostępne stopnie prędkości.
Cechy części lotniczych:
■ Wysokowydajne programowalne urządzenia logiczne (PLD) z pamięcią EEPROM i architekturą MAX® drugiej generacji
■ Możliwość programowania w systemie 5,0 V (ISP) za pośrednictwem wbudowanego standardu IEEE.Interfejs 1149.1 Joint Test Action Group (JTAG) dostępny w urządzeniach MAX 7000S
– Układ ISP zgodny ze standardem IEEE Std.1532
■ Obejmuje urządzenia MAX 7000 5,0 V i urządzenia MAX 7000S 5,0 V ISP
■ Wbudowany obwód JTAG do testowania skanowania granic (BST) w urządzeniach MAX7000S ze 128 lub więcej makrokomórkami
■ Kompletna rodzina EPLD o gęstościach logicznych od 600 do 5000 użytecznych bramek (patrz tabele 1 i 2)
■ 5-ns opóźnienia logiczne pin-to-pin z częstotliwościami licznika do 175,4 MHz (w tym interkonekt)
■ Dostępne urządzenia zgodne z PCI
Specyfikacje części lotniczych:
| TYP | OPIS |
| Kategoria |
Układy scalone (IC) Osadzony CPLD (złożone programowalne urządzenia logiczne) |
| Prod | Intel |
| Seria | MAX® 7000 |
| Pakiet | Taca |
| Stan produktu | Przestarzały |
| Programowalny kluczem cyfrowym | Nie zweryfikowany |
| Programowalny typ | EE PLD |
| Czas opóźnienia tpd(1) Maks | 20 sekund |
| Zasilanie napięciem — wewnętrzne | 4,5 V ~ 5,5 V |
| Liczba elementów logicznych/bloków | 16 |
| Liczba makrokomórek | 256 |
| Liczba bramek | 5000 |
| Liczba wejść/wyjść | 164 |
| temperatura robocza | -40°C ~ 85°C (TA) |
| Typ mocowania | Montaż powierzchniowy |
| Opakowanie / etui | 192-BPGA |
| Pakiet urządzeń dostawcy | 192-PGA (44,7x44,7) |
| Podstawowy numer produktu | EPM7256 |
![]()

